一种FA的设计与验证
【摘要】:介绍了一种应用于浮点DSP中的FA(浮点加法器),对其算法结构进行了详细的研究,采用改进的单通路算法,设计实现了FA。在完成设计后采用NC-Verilog对各个单元模块和整体结构进行了完整的验证。
|
|
|
|
1 |
戴澜,杨松华;快速浮点加法器设计研究[J];计算机测量与控制;2005年02期 |
2 |
钱刚,沈绪榜,李莉,赵宁,许琪;浮点加法器中进位传递问题的合并处理[J];微电子学与计算机;2001年03期 |
3 |
吉伟;黄巾;杨靓;黄士坦;;基于FPGA的32位浮点加法器的设计[J];微电子学与计算机;2008年06期 |
4 |
杜勇;陈健;朱亮;韩方景;;一种高效结构的多输入浮点加法器在FPGA上的实现[J];计算机工程与科学;2006年01期 |
5 |
邵杰;伍万棱;余汉城;;一种深度流水线的浮点加法器[J];电子器件;2007年03期 |
6 |
孙岩;张鑫;金西;;基于并行预测的前导零预测电路设计[J];电子测量技术;2008年01期 |
7 |
夏杰;宣志斌;薛忠杰;;基于流水线结构的浮点加法器IP核设计[J];微计算机信息;2008年27期 |
8 |
高海霞,杨银堂;浮点加法器的低功耗结构设计[J];微电子学;2002年02期 |
9 |
夏宏,吴克河,李占才;浮点加法器电路设计算法的研究[J];计算机工程与应用;2001年13期 |
10 |
孙旭光,毛志刚,来逢昌;用于专用DSP处理器的高速低功耗的IEEE32位浮点加法器[J];微处理机;2003年01期 |
11 |
杜勇;韩方剑;韩方景;张长隆;;多输入浮点加法器算法研究[J];计算机工程与科学;2006年10期 |
12 |
陈弦;张伟功;于伦正;;并行浮点加法器架构与核心算法的研究[J];计算机工程与应用;2006年17期 |
13 |
黎渊;倪晓强;张民选;;两种基于FFO的前导零检测算法[J];计算机工程与科学;2010年07期 |
14 |
何清平;刘佐濂;林少伟;;浮点加法器IP核的VHDL设计[J];山西电子技术;2006年04期 |
15 |
唐世庆,尹勇生,刘聪;一种高速浮点加法器的设计实现[J];微电子学与计算机;2003年08期 |
16 |
王顺;戴瑜兴;;单精度浮点加法器的FPGA实现[J];现代电子技术;2009年08期 |
17 |
张素萍;李红刚;张慧坚;董定超;;单精度浮点运算单元的FPGA设计与实现[J];计算机测量与控制;2011年05期 |
18 |
孙清茂;;150-AP高速阵列处理机[J];石油地球物理勘探;1982年04期 |
19 |
G.M.Amdahl;明;;IBM 360/92型机及其中央处理部件的设计[J];计算机研究与发展;1966年03期 |
20 |
J.E.Thornton;一兵;;CDC 6600数据处理系统的并行操作[J];计算机研究与发展;1966年03期 |
|