收藏本站
收藏 | 手机打开
二维码
手机客户端打开本文

MB64-1浮点部件的设计

王宏燕  邢座程  邓让钰  
【摘要】:本文设计了一款应用于MB64-1的浮点部件,实现了双精度浮点数比较、加/减法、乘法、除法、整数/浮点转换、开方操作,并运用流水线技术对设计进行了优化。加法器采用四级流水化的单通路结构实现,乘法器采用四级流水化的部分积相加结构实现,整数转浮点采用四级流水线结构实现,浮点转整数采用五级流水线结构实现,除法器和开方采用不恢复余数算法实现。最后用VHDL语言对各个运算单元进行了逻辑描述,用Xilinx公司的ISE软件进行了功能验证和综合,结果表明,其在Virtex-5系列FPGA开发板上模拟运算频率为101.6MHz。

知网文化
【相似文献】
中国期刊全文数据库 前20条
1 徐丽娜;朱全民;;Z-80算术运算程序[J];自动化技术与应用;1982年Z1期
2 许秋华;刘伟;;基于FPGA的浮点运算单元的设计方法[J];大众科技;2009年10期
3 木辛;IBM RS/6000处理器硬件综述[J];今日电子;1997年10期
4 金光海;快速浮点加法器的全定制设计[J];计算机与现代化;2004年03期
5 张戈;齐子初;胡伟武;;龙芯2号处理器功能部件设计[J];计算机研究与发展;2006年06期
6 ;打碎主频神话[J];电子与电脑;2001年11期
7 蔡启先;李日初;;DLX处理器浮点数流水线性能的研究[J];计算机工程;2006年09期
8 刘德才,王鼎兴,郑纬民,沈美明;FLOPS指标的适用性分析[J];计算机工程与应用;1995年01期
9 ;[J];;年期
10 ;[J];;年期
11 ;[J];;年期
12 ;[J];;年期
13 ;[J];;年期
14 ;[J];;年期
15 ;[J];;年期
16 ;[J];;年期
17 ;[J];;年期
18 ;[J];;年期
19 ;[J];;年期
20 ;[J];;年期
中国重要会议论文全文数据库 前2条
1 王宏燕;邢座程;邓让钰;;MB64-1浮点部件的设计[A];第十五届计算机工程与工艺年会暨第一届微处理器技术论坛论文集(A辑)[C];2011年
2 王庆林;邢座程;闵银皮;赵齐;王宏燕;;一款基于Microblaze指令集的64位RISC处理器设计[A];第十五届计算机工程与工艺年会暨第一届微处理器技术论坛论文集(A辑)[C];2011年
中国硕士学位论文全文数据库 前9条
1 张伟彬;基于FPGA的双精度浮点矩阵运算单元设计[D];电子科技大学;2012年
2 王松;基于FPGA的浮点协处理器IP核设计[D];南京航空航天大学;2010年
3 段滢;双精度浮点运算单元的设计[D];华南理工大学;2012年
4 沈俊;浮点运算加速器的设计研究[D];浙江大学;2013年
5 李鹏;8087数值协处理器的分析与设计[D];西安电子科技大学;2001年
6 杨洪杰;YHFT-DX浮点乘法器的设计与实现[D];国防科学技术大学;2010年
7 吴铁彬;面向LTE的高性能向量浮点MAC单元的研究与实现[D];国防科学技术大学;2011年
8 施浩;基于FPGA的稀疏矩阵向量乘的优化研究与实现[D];南京邮电大学;2011年
9 戴丹丹;基于FPGA浮点运算器的研究[D];内蒙古大学;2012年
中国重要报纸全文数据库 前10条
1 ;Xserve G5浓缩成才[N];网络世界;2004年
2 魏俊岭;CPU指令集大荟萃[N];电脑报;2001年
3 江苏 杨扬;非主流处理器大观(三)[N];电脑报;2004年
4 记者 刘路沙、薛冬;商品化“龙芯”CPU问世[N];光明日报;2002年
5 王寒辉;透视 CPU 的性能[N];中国电脑教育报;2000年
6 司马不如;“芯”路历程[N];中国计算机报;2001年
7 姜岩 张景勇;从科技进展透视信息技术发展空间[N];经济参考报;2003年
8 ;MPC7450崭露头角[N];中国电子报;2001年
9 ;Apple上演视频领域的大师赛[N];中国计算机报;2003年
10 本报记者 汤铭;曙光携手复旦大学搭建教育云[N];计算机世界;2011年
 快捷付款方式  订购知网充值卡  订购热线  帮助中心
  • 400-819-9993
  • 010-62982499
  • 010-62783978