收藏本站
收藏 | 手机打开
二维码
手机客户端打开本文

基于CPLD的编码器抗干扰电路设计与实现

白永威  夏加宽  季慧颖  
【摘要】:由于交流伺服系统运行过程中存在噪声与干扰,编码器输出脉冲中的干扰信息不容忽视。分析增量式光电编码器输出信号由于干扰信号产生误码的原因,针对差分输出的增量式光电编码器,不仅建立了硬件抗干扰电路,而且基于CPLD设计了一种软件抗干扰电路。具体介绍了干扰识别及消除干扰的原理,对编码器信号进行恢复,并完成了辨向,可以为后续的信号处理提供可靠的信号源。软件抗干扰电路使用图形与Verilog HDL语言相结合的形式,在Quartus II中完成了设计、综合及仿真,验证了方法的正确性。

知网文化
【相似文献】
中国硕士学位论文全文数据库 前1条
1 刘立峰;空中目标抗干扰识别跟踪系统[D];清华大学;2010年
 快捷付款方式  订购知网充值卡  订购热线  帮助中心
  • 400-819-9993
  • 010-62982499
  • 010-62783978