ARM+FPGA以太网高速数据采集平台测试系统设计
【摘要】:针对嵌入式系统在网络通信中的应用要求,本文研究和实现了一种基于ARM+FPGA的以太网多路实时采集平台的以太网数据传输速度的测试系统。该系统能动态配置以太网模块的IP地址,通过以太网将各数据端口的信号采集至计算机内存,并实时处理和显示各端口的数据,进而测出以太网通信速度。测试结果表明,系统具有良好的稳定性。
【相似文献】 | ||
|
|||||||||||||||||||||||||||||||||||||||||
|
|
|||||||||||||||||||||
|
|
|||
|
|
|||||||||||||||||||||
|
【相似文献】 | ||
|
|||||||||||||||||||||||||||||||||||||||||
|
|
|||||||||||||||||||||
|
|
|||
|
|
|||||||||||||||||||||
|