收藏本站
收藏 | 手机打开
二维码
手机客户端打开本文

一种基于折叠计数器优化播种的BIST方案

梁华国  方祥圣  
【摘要】:本文提出了一种新型的BIST方案,它是在基于折叠计数器的基础上,通过存储折叠索引来对折叠种子进行优化播种,使产生的测试代码集与原测试集相等。既解决了测试集的压缩, 又解决了不同种子所生成的测试代码之间的重叠、容余。通过实验证明本文建议的方案对测试集的压缩以及测试时间的减少都具有非常好的效果。

知网文化
【相似文献】
中国期刊全文数据库 前20条
1 刘军;梁华国;李扬;;一种基于测试数据两维压缩的BIST新方案[J];合肥工业大学学报(自然科学版);2006年10期
2 方祥圣;梁华国;曹先霞;;一种低功耗SoC芯片的综合BIST方案[J];计算机工程;2006年15期
3 刘建军;刘伟;康跃明;;一种新型低峰值功耗的BIST设计研究[J];电子与封装;2007年09期
4 胡志国;王宝霞;;一种基于双重种子编码确定低功耗BIST方案[J];微计算机信息;2011年03期
5 刘建都;嵌入式系统的在线自测试技术[J];微电子技术;2000年06期
6 朱小莉,陈迪平,王镇道;SRAM的一种可测性设计[J];湖南大学学报(自然科学版);2003年06期
7 张卫新,侯朝焕;一种改进的嵌入式SRAM内建自测试设计[J];微电子学;2003年03期
8 于祥苓;李响;;SOC微处理器核测试技术研究[J];微处理机;2008年04期
9 崔伟;丁建忠;;边界扫描超越基本PCB测试[J];仪器仪表用户;2011年03期
10 孙艺,汪东旭;基于MCU的可测试性设计[J];微电子学;1999年03期
11 王宗青,徐拾义;基于软件内建自测试模板内容的研究[J];计算机应用研究;2004年09期
12 邢万;俞珍传;贺磊;陆锋;;8位RISC_CPU可测性设计[J];微计算机信息;2009年05期
13 袁超;赵元富;杜俊;鲍芳;;一种混合信号SoC中模数转换器的内建自测试方案[J];微电子学与计算机;2010年01期
14 葛鹏岳;黄考利;刘晓芹;连光耀;;基于确定性测试图形的BIST构建方法[J];计算机测量与控制;2011年04期
15 张哲,胡晨,王学香,时龙兴;基于双模式LFSR的低功耗BIST结构(英文)[J];电子器件;2004年04期
16 吴志伟;邹雪城;雷鑑铭;刘勇;;嵌入式存储器的内建自修复设计[J];微电子学与计算机;2007年02期
17 朱彦卿;何怡刚;阳辉;刘美容;;一种高速ADC静态参数的内建自测试结构[J];湖南大学学报(自然科学版);2007年10期
18 王丽;;嵌入式存储器自修复方法研究[J];硅谷;2010年03期
19 朱恒静,张卓;用可测性设计的方法设计PLA[J];电子产品可靠性与环境试验;2001年01期
20 徐国强,王玉艳,马鹏,章建雄;基于微处理器的可测性设计[J];计算机工程;2002年09期
中国重要会议论文全文数据库 前10条
1 梁华国;方祥圣;;一种基于折叠计数器优化播种的BIST方案[A];第三届中国测试学术会议论文集[C];2004年
2 李松坤;梁华国;吴义成;易茂祥;;一种并行输出的折叠计数器方案[A];第六届中国测试学术会议论文集[C];2010年
3 吴义成;梁华国;李松坤;黄正峰;易茂祥;;一种基于自选择状态的折叠计数器BIST方案[A];第六届中国测试学术会议论文集[C];2010年
4 李鑫;梁华国;陈田;王伟;易茂祥;;基于折叠计数器的低功耗确定BIST方案[A];2011中国仪器仪表与测控技术大会论文集[C];2011年
5 崔伟;冯建华;;一种基于Loopback结构的RFIC内建自测试方法[A];第十四届全国容错计算学术会议(CFTC'2011)论文集[C];2011年
6 付祥;王达;李华伟;胡瑜;李晓维;;一种嵌入式存储器的内建自修复机制[A];第四届中国测试学术会议论文集[C];2006年
7 杨婷;邝继顺;;基于测试片段间转移的低功耗BIST实现[A];第四届中国测试学术会议论文集[C];2006年
8 朱彦卿;何怡刚;阳辉;刘美容;王玺;;一种高速ADC静态参数的内建自测试结构[A];第四届中国测试学术会议论文集[C];2006年
9 张弘;李康;;一种可编程MBIST结构的设计与实现[A];第20届测控、计量、仪器仪表学术年会论文集[C];2010年
10 杨懿;周瑞华;黄维康;;变长序列重复播种内建自测试方案探讨[A];第三届中国测试学术会议论文集[C];2004年
中国博士学位论文全文数据库 前10条
1 朱敏;电子系统内建自测试技术研究[D];哈尔滨工业大学;2010年
2 孙秀斌;混合信号电路故障诊断的内建自测试(BIST)方法研究[D];电子科技大学;2004年
3 徐磊;基于SOC架构的可测性设计方法学研究[D];清华大学;2002年
4 杨德才;算术运算电路的通路时延故障测试[D];电子科技大学;2008年
5 肖继学;基于累加器的DSP数据通路的内建自测试技术的研究[D];电子科技大学;2007年
6 李杰;低功耗内建自测试(BIST)设计技术的研究[D];东南大学;2004年
7 周彬;低测试成本的确定性内建自测试(BIST)的研究[D];哈尔滨工业大学;2010年
8 李锐;低功耗内建自测试设计方法研究[D];东南大学;2005年
9 詹文法;系统芯片外建自测试技术研究[D];合肥工业大学;2009年
10 朱彦卿;模拟和混合信号电路测试及故障诊断方法研究[D];湖南大学;2008年
中国硕士学位论文全文数据库 前10条
1 李松坤;基于折叠计数器的多扫描链SoC内建自测试方法研究[D];合肥工业大学;2011年
2 刘军;基于多扫描链的集成电路内建自测试方法研究[D];合肥工业大学;2007年
3 胡少飞;基于MT-6000系统级模拟与验证的技术研究[D];长沙理工大学;2012年
4 程旺燕;基于等确定位切分的SoC内建自测试方法研究[D];合肥工业大学;2010年
5 郭文鹏;基于编码和逆向折叠的SoC测试数据压缩方法研究[D];合肥工业大学;2007年
6 詹琰;加权内建自测试(BIST)设计中的多目标优化技术研究[D];桂林电子科技大学;2011年
7 马俊程;SATA内建自测试的电路设计与实现[D];西安电子科技大学;2007年
8 汪峻;针对SOC测试数据压缩的编码方法研究[D];合肥工业大学;2006年
9 翟明静;基于March C+算法的存储器内建自测试自测试设计与仿真[D];哈尔滨理工大学;2009年
10 胡志国;基于折叠计数器的集成电路低功耗BIST研究[D];合肥工业大学;2006年
中国知网广告投放
 快捷付款方式  订购知网充值卡  订购热线  帮助中心
  • 400-819-9993
  • 010-62982499
  • 010-62783978