360MHz数字锁相环频率合成器设计
【摘要】:利用ADIsimPLL设计360MHz数字锁相环。通过在线调整环路参数,实现环路参数优化,并通过实验来验证了仿真结果。实验表明,仿真结果和实验结果比较吻合。使用ADIsimPLL减小了设计的工作量。
|
|
|
|
1 |
方玮;;基于FPGA的数字锁相环设计[J];煤炭技术;2011年09期 |
2 |
刘安邦;安建平;王爱华;;快速高精度BPSK信号载波相位同步算法[J];北京理工大学学报;2011年07期 |
3 |
魏鹏;李波;杨玉庆;王俊宇;闵昊;;超高频RFID读写器数字接收机设计[J];计算机工程;2011年15期 |
4 |
保玲;佘世刚;周毅;金玉琳;;应用于数字锁相环的NCO设计[J];电子设计工程;2011年14期 |
5 |
牛慧;邹澎;郭军伟;王旋;;基于AD9548的数据同步采集系统设计[J];电子设计工程;2011年08期 |
6 |
;[J];;年期 |
7 |
;[J];;年期 |
8 |
;[J];;年期 |
9 |
;[J];;年期 |
10 |
;[J];;年期 |
11 |
;[J];;年期 |
12 |
;[J];;年期 |
13 |
;[J];;年期 |
14 |
;[J];;年期 |
15 |
;[J];;年期 |
16 |
;[J];;年期 |
17 |
;[J];;年期 |
18 |
;[J];;年期 |
19 |
;[J];;年期 |
20 |
;[J];;年期 |
|