收藏本站
收藏 | 手机打开
二维码
手机客户端打开本文

一种高效的指令Cache的结构

汪腾  杨少军  
【摘要】:文章介绍了一种高性能的指令Cache的原理和结构,由于在设计中采用了分别使用虚拟地址和物理地址的方法,使得这种方案与传统的Cache方案相比,既保持了和虚拟地址模型相当的高速度,又能避免虚拟地址模型的别名问题。同时在设计中使用组相联方案,保持了较高的命中率。流水线结构的采用使Cache中的几个主要模块能够并行工作,进一步提高了性能。

知网文化
【相似文献】
中国重要会议论文全文数据库 前1条
1 汪腾;杨少军;;一种高效的指令Cache的结构[A];中国声学学会2001年青年学术会议[CYCA'01]论文集[C];2001年
中国博士学位论文全文数据库 前3条
1 周宏伟;微处理器中Cache漏流功耗的体系结构级优化技术研究[D];国防科学技术大学;2007年
2 杨君;专用指令集处理器(ASIP)体系结构设计研究[D];中国科学技术大学;2006年
3 彭蔓蔓;体系结构级低能耗Cache和动态电压缩放技术研究[D];湖南大学;2007年
中国硕士学位论文全文数据库 前10条
1 李卫伟;32位嵌入式处理器的Cache设计[D];西北工业大学;2007年
2 詹朝辉;用于无线传感器网络节点芯片的存储访问设计[D];华中科技大学;2008年
3 王健斌;RISC处理器指令Cache设计及其优化[D];西北工业大学;2004年
4 张定飞;指令Cache优化中代码重排技术的研究与实现[D];国防科学技术大学;2005年
5 彭方;路预测与可重构Cache的自适应低能耗算法研究[D];湖南大学;2008年
6 庞峥元;SDTA高性能存储子系统的研究与实现[D];国防科学技术大学;2008年
7 潘怿;基于数据放大单元延迟方法的低功耗Cache研究[D];湖南大学;2007年
8 刘彬;基于路暂停方法的高性能低功耗Cache研究[D];湖南大学;2007年
9 陈淑玉;低功耗高速片上缓冲存储器(Cache)设计[D];复旦大学;2009年
10 苏小昆;基于Tournament Caching的低功耗动态可重构Cache研究[D];湖南大学;2009年
中国重要报纸全文数据库 前6条
1 刘昌勇;小缓存里的大学问[N];中国电脑教育报;2004年
2 清华大学微处理器与SoC技术研究 中心 汪东升 王海霞 张悠慧 李兆麟;CMP 开启处理器效能时代[N];计算机世界;2005年
3 本报记者 于寅虎;“中国芯”蓄势待发[N];中国电子报;2002年
4 本报记者 杨霞清 王皓 刘学习;龙芯出世[N];计算机世界;2002年
5 王荣福;新型CPU设计遭遇挑战[N];计算机世界;2005年
6 江苏 杨扬;非主流处理器大观(三)[N];电脑报;2004年
中国知网广告投放
 快捷付款方式  订购知网充值卡  订购热线  帮助中心
  • 400-819-9993
  • 010-62982499
  • 010-62783978